LIP6 2000/019

  • Soutenance de thèse
    Un Réseau d'interconnexion pour systèmes intégrés
  • P. Guerrier
  • 150 pages - 31/05/2000- document en - http://www.lip6.fr/lip6/reports/2000/lip6.2000.019.ps.tar.gz - 1,028 Ko
  • Contact : Pierre.Guerrier (at) nulllip6.fr
  • Ancien Thème : ASIM
  • Nous présentons un réseau de communication entre processeurs intégrés sur un même circuit électronique, employant des techniques dérivées des réseaux pour super-calculateurs. Nous montrons que cette architecture permet de s'affranchir des limitations du modèle à bus central partage, limitations qui deviennent critiques dans les procédés de fabrication profondément submicroniques. Nous montrons aussi que l'emploi d'un réseau de communication entraîne des contraintes nouvelles, auxquelles ne sont pas adaptés les processeurs hérités d'architectures à bus. Afin de préserver l'existant, nous présentons un procédé pour offrir des services de liaisons point-à-point dans un tel réseau. Les performances et le coût de notre architecture sont évalués sur la base d'une tentative d'implémentation.
  • Mots clés : VLSI, circuits intégrés, réseaux multi-étages, commutation de paquets, protocoles de communication, multiprocesseurs, calcul parallèle
  • Directeur de la publication : Francois.Dromard (at) nulllip6.fr